九色国产,午夜在线视频,新黄色网址,九九色综合,天天做夜夜做久久做狠狠,天天躁夜夜躁狠狠躁2021a,久久不卡一区二区三区

打開APP
userphoto
未登錄

開通VIP,暢享免費電子書等14項超值服

開通VIP
【新手學習Cadence16.3】自己的Allegro16.3的學習筆記,算是回報社
  1. Allegro中我設置了highlight的顏色為白色,但選中后顏色是白藍相間的,很不方便查看。是什么地方需要設置,哪位大蝦告訴哈我?

答:setup/user preferences/display/display_nohilitefont 這個選項打勾就行了。

 

  1. 不小心按了Highlight Sov后部分線高亮成白色,怎樣取消?

答:這個是用來檢查跨分割的,取消的辦法是:如果是4層板的話,在電源層跟地層都鋪上地網絡,然后再按Highlight Sov刷新即可。

 

  1. 如何更改Highlight高亮默認顏色?

答:可以在Display->Color/Visibility->Display->Temporary Highlight里修改即可,臨時修改顏色可以點Display->Assign Color來實現。

 

  1. 如實現Highlight高亮部分網絡,而背景變暗,就像Altium Designer那樣?

答:可以在Display->Color/Visibility->Display->Shadow Mode打開該模式,并且選中Dim active layer即可。

 

  1. 快速切換層快捷鍵

答:可以按數字區(qū)里的“-”或“+”來換層。

 

  1. OrCAD跟Allegro交互時,出現WARNING [CAP0072] Could not find component to highlight錯誤等?

答:OrCAD輸出網表,Allegro導入網表,確保兩者對的上號,然后在Orcad選中元件,再右鍵Editor Select,即可在Allegro中選中該元件;反過來,在Allegro中要先Highlight某元件,在Orcad中變會選中該元件。

 

1.ORcad :首先打開orcad和allegro分別占1/2的窗口界面。然后orcad中 Tools/creatnetlist/PCB Editor中Create PCB Editor Netlist下的Options中設置導出網表的路徑。然后確定導出網表。

2.Allegro:Files/Import/Logic/ 最底下的Import directory中設置剛才導出網表的路徑。然后導入即可,只要不出現error即可。

3.操作互動:首先在allegro中選中高亮display/Highlight,然后到orcad中選中一個元件或者引腳哪么對應的allegro中舊高亮顯示了。當然了選中Dehighlight就可以不高亮顯示了。

  1. 關于盲孔及埋孔B/B Via的制作方法?

答:可先制作通孔Thru via,然后Setup->B/B via definitions->Define B/B via,如下圖,完成后,再在Constraint Manager->Physical->all layers->vias里添加B/B Via即可。

 

 

  1. 在用Router Editor做BGA自動扇出時,遇到提示無法找到xxx解決方法?

答:路徑不能中文或者空格 。

 

  1. 在制作封裝時,如何修改封裝引腳的PIN Number?

答:Edit->Text,然后選中PIN Number修改即可。

 

  1. 對于一些機械安裝孔,為什么選了pin后,選中老是刪除不了?

答:因為這些Mechanical Pin屬于某個Symbol的,在Find里選中Symbols,再右鍵該機械孔,點Unplace Component即可。

 

  1. 在OrCAD里用Off Page Connector為什么沒起到電氣連接的作用?

答:先科普下:

1.off_page connector確實是用在不同頁間比較合適,同一頁中可以選擇用連線,總線或者Place net alias來連通管腳,沒有見過在同一頁中用off_page connector的。

 

2.off_page connector在電氣特性上是沒有方向性的,但是在制圖時,為了人看方便,所以使用的雙向信號和單向信號的符號還是不同的,這是為了讓人知道它是輸入還是輸出。電氣特性的連接是在芯片做原理圖封裝時,對管腳定義時形成的。

 

原因分析:Off Page Connector用于平坦式電路圖中多頁面原理圖電氣連接(這些原理圖必須從屬于同一個Parent Sheet Symbol)。如下圖所示才算同一個Parent sheet symbol。

 

  1. 如何將兩塊電路板合成一塊?

答:先將電路板A導出成Sub-drawing,然后電路板B再導入該Sub-drawing,同時原理圖也合成一個原理圖,完后創(chuàng)建網表Netlist,電路板B再導入該Netlist,此時電路板B存在一些未名的器件和已名的器件,因為導入Sub-drawing元件布局跟連線都跟原來的保持一致,但是去掉了電路板A中元件的網表信息的,而導入該Netlist則導入了網表信息,為了利用原來的元件布局,可用Swap->Component命令來交換元件網表信息而保持原來的布局不變。

  1. 元件封裝中的機械安裝孔Mechanical Symbol?

答:使用Allegro PCB Design XL的Package symbol模板建立一個元件封裝,對于有電氣連接性的pin將其按照實際元件的引腳編號。而對于機械安裝孔的pin,將其pin number刪除掉,表明它是一個非電氣連接性的引腳,大多數指安裝孔。比如DB9、RJ45等接插件都具有兩個(或者以上)的機械孔。

 

  1. Mechanical Symbol已經存在庫中,但Place->Manually在Mechanical Symbols里見不到?

答:在Placement里的Advance Settings選項卡中選中Library即可。

 

  1. ORCAD畫原理圖時,off page connector 后加上頁碼的方法?

答:用ORCAD畫原理圖,很多ORCAD的SCH中,大多在offpage connector 加上一個頁碼。方法很簡單:Tools->annotate->action->add intersheet reference即可。

 

  1. 布線時,添加到約束中的所有的通孔和盲孔都可以顯示,但是所有埋孔都不能顯示,不知道為什么。比如,L1—L2,L1--L3, L1--L8(8層板)都可以顯示,但是L2——L7,L3--L6都無法顯示?

答:在pad制作時需要把microvia點上即可。

 

  1. Allegro Region區(qū)域規(guī)則設置?

答:setup - constraints - constraint manager或者快捷菜單中帶cm標記的,Cmgr圖標啟動constraints manager圖表窗體,在窗體中選擇object-->create-->region,此后就在表中設置一下物理或者間距規(guī)則,只不過在設置通孔時可以雙擊彈出選擇過孔窗體,非常方便。最后設置完了點擊OK,此后在allegro pcb的菜單中shape下有利用Rectangular建立一個矩形,然后在option中的active class 選擇Constraint Region,subclass選擇all.assgin to region選擇你剛剛在規(guī)則管理中建立的區(qū)域規(guī)則名稱,如果沒有說明你沒有保存好,重新操作一遍以上的規(guī)則建立過程。

 

  1. 與某個Symbol的引腳相連的Clins和Vias刪除不了?

答:可能該Symbol為fix,Unfix該Symbol即可。

 

  1. Allegro使用Fanout by pick功能時老是扇不出,而且停到一半卡死?

答:可能待扇出Symbol所在區(qū)域中存在Etch層的Shape,要刪掉這些Shape才行。

 

  1. 將某個網絡設置成電源網絡,并設置其電壓、線寬等屬性?

答:選中該Net,然后Edit->Properties,按下圖修改其屬性即可?;蛘咭部梢砸来吸c擊Tools->Setup Advisor->Next->Next->Identify DC Nets->填入網絡的Voltage即可。

 

 

  1. 為什么器件bound相互重疊了,也不顯示DRC錯誤呢?是不是哪里設置要打開以下?


3 u# n/ O$ F1 d3 @# l. |答:有兩種,一個是pin到pin的距離約束,主要是防止短路,需要在constrain中設置smd pin 到smd pin的距離,然后在setup——constrain——modes中的spacing modes中勾選smd pin to smd pin。

另外一個是檢查兩個器件是否重疊,需要用到place bound top/bottom,至于是頂層還是底層,要更具你的器件而定,這個規(guī)則只要是兩個器件的place bound層相互重疊就會報警,同樣需要打開檢查開關,在setup——constrain——modes中的design modes(package)中勾選package to package為on(其中on為實時監(jiān)測,只要觸犯規(guī)則就報警,batch為只有點擊update drc才監(jiān)測報警,off是不監(jiān)測,違反規(guī)則不報警)。

 

  1. 拖動時為什么不顯示鼠線?移動鋪銅或元件時,原來與之相連的過孔和線都消失了,怎么解決?

答:Move時要選中Ripup Etch。選中Ripup Etch時將去掉跟該Symbol引腳相連的Clines,同時顯示Rats,選中Stretch Etch時用Clines代替Rats,而什么都不選時則保留Clines同時顯示Rats。所以移動鋪銅或元件為保留原來的過孔和線,則不能選中Ripup Etch。

 

另外:定制Allegro環(huán)境

  (選?。?br style="margin: 0px;">      Design Object Find Filter選項:
        Groups(將1個或多個元件設定為同一組群)
        Comps(帶有元件序號的Allegro元件)
        Symbols(所有電路板中的Allegro元件)
        Functions(一組元件中的一個元件)
        Nets(一條導線)
        Pins(元件的管腳)
        Vias(過孔或貫穿孔)
        Clines(具有電氣特性的線段:導線到導線;導線到過孔;過孔到過孔)
        Lines(具有電氣特性的線段:如元件外框)
        Shapes(任意多邊形)
        Voids(任意多邊形的挖空部分)
        Cline Segs(在clines中一條沒有拐彎的導線)
        Other Segs(在line中一條沒有拐彎的導線)
        Figures(圖形符號)
        DRC errors(違反設計規(guī)則的位置及相關信息)
        Text(文字)
        Ratsnets(飛線)
        Rat Ts(T型飛線)


  文件類型:
      .brd(普通的電路板文件)
      .dra(Symbols或Pad的可編輯保存文件)
      .pad(Padstack文件,在做symbol時可以直接調用)
      .psm(Library文件,保存一般元件)
      .osm(Library文件,保存由圖框及圖文件說明組成的元件)
      .bsm(Library文件,保存由板外框及螺絲孔組成的元件)  
      .fsm(Library文件,保存特殊圖形元件,僅用于建立Padstack的Thermal Relief)
      .ssm(Library文件,保存特殊外形元件,僅用于建立特殊外形的Padstack)
      .mdd(Library文件,保存module definition)
      .tap(輸出的包含NC drill數據的文件)
      .scr(Script和macro文件)
      .art(輸出底片文件)
      .log(輸出的一些臨時信息文件)
      .color(view層面切換文件)
      .jrl(記錄操作Allegro的事件的文件)
    設定Drawing Size(setup\Drawing size....)
    設定Drawing Options(setup\Drawing option....)
      status:on-line DRC(隨時執(zhí)行DRC)
        Default symbol height  
      Display:
        Enhanced Display Mode:
          Display drill holes:顯示鉆孔的實際大小
          Filled pads:將via 和pin由中空改為填滿
          Cline endcaps:導線拐彎處的平滑
          Thermal pads:顯示Negative Layer的pin/via的散熱十字孔
    設定Text Size(setup\Text Size....)
    設定格子(setup \grids...)
      Grids on:顯示格子
      Non-Etch:非走線層
      All Etch:走線層
      Top:頂層
      Bottom:底層
    設定Subclasses選項(setup\subclasses...)
      添加\刪除 Layer
        New Subclass..
    設定B/Bvia(setup\Vias\Define B/Bvia...)    

      Ripup etch:移動時顯示飛線
      Stretch etch:移動時不顯示飛線
  
信號線的基本操作:
    更改信號線的寬度(Edit\Change\Find\Clines)option\linewidth  
    刪除信號線(Edit\Delete)
    改變信號線的拐角(Edit\Vertex)
    刪除信號線的拐角(Edit\Delete Vertex)

 

  1. 如何修改某個Shape或Polygon的網絡屬性以及邊界?

答:Shape->Select Shape or void->單擊選中該Shape->在右邊Option欄Assign net name中將Dummy Net修改成自己想要的網絡,當鼠標光標停留在邊界時可以拖動光標修改邊界。

 

  1. 如何只刪除某一層里的東西?

答:很簡單,Display->Color/Visibility->單獨顯示要想刪除的那一層,OK后刪除即可。

 

  1. 如何替換某個過孔?如何不在布線狀態(tài)下快速添加過孔?

答:Tools->PadStack->Replace,然后必須選上Single via replace mode,最后選上要想替換的過孔即可;利用copy來快速添加大量過孔即可。

 

  1. 如何在allegro中取消Thermal relief花焊盤(十字焊盤)

答:set up->design parameter ->shape->edit global dynamic shape parameters->Thermal relief connects ->Thru pins ,Smd pins -> full contact

 

  1. 在等長走線時,如何更改target目標線?

答:繞等長有兩種:一種是設在一定范圍內繞沒有基準,就是說在一組BUS里必須繞到這個范圍內才會變綠,這個我一般不用,因為BUS里少繞一根不到這個范圍就不會變綠。另一種就是設在一定范圍內有基準的,也許就是你表達的這種,ElectricalConstraint Set-->Net-->Routing-->Relative Propagation-->relative Delay-->Delta:Tolerance下你想設做基準的Net,點鼠標右鍵,在下拉菜單選擇set as target。

 

  1. 如何分割電源層?

答:使用Anti Etch來分割平面

使用Add->line命令,并且設置Active Class為Anti Etch,設置好線寬,然后在已經建立Shape的平面上,畫出想要分隔的范圍,再用Edit->Split Plane->Create。

 

  1. 畫了line型線,如何修改?

答:Edit->Vertex(頂點)命令來修改。

 

  1. 通孔式焊盤做得比較大,且排列的較密集,怕連錫怎么辦?

答:焊盤間畫絲印做隔離。

 

  1. allegro對齊的問題 

答:1.首先右鍵application mode切換到模式placement edit;

2.框選需要對齊的元件;

3.關鍵的一步,在你要對齊的基準元件上右鍵,選擇align components;OK

4.allegro只能實現這個中心點對齊,至于更高級的要使用skill了

 

  1. 修改了元器件封裝,如何更新到PCB?

答:Place->Update Symbols->Package Symbols->找到該封裝->點擊Refresh即可。

 

  1. Allegro如何添加機械孔?

答:孔徑為NPTH(None Plated Through Hole),焊盤為NULL,THERMAL RELIEF和ANTI PAD需比孔徑大20MIL左右.然后把它當做via來用就可以了,當然也可以做成Symbol來添加。

 

  1. 畫封裝時如何將元件參考點設在中間?

答:畫好封裝后,Setup->designer parameters->Move Orign即可。

 

  1. 在Allegro中如何更改字體和大小(絲印,位號等)

配置字體:
allegro 15.2:
setup->text sizes
text blk:字體編號
photo width: 配置線寬
width,height:配置字體大小
改變字體大?。篹dit->change,然后在右邊控制面板find tab里只選text(只改變字體)
然后在右邊控制面板options tab里line width添線的寬度和text block里選字體的大小。
最后選你準備改變的TEXT。
框住要修改的所有TEXT可以批量修改

allegro 16.0: setup->design->parameter->text->setup text size
text blk:字體編號
photo width: 配置線寬
width,height:配置字體大小
改變字體大?。?br style="margin: 0px;">edit->change,然后在右邊控制面板find tab里只選text(只改變字體)
然后在右邊控制面板options tab里line width添線的寬度和text block里選字體的大小。
class->ref des->new sub class->silkscreen_top

最后選你準備改變的TEXT,框住要修改的所有TEXT可以批量修改,
注意:
如果修改頂層絲印要先關掉底部絲印層,silkscreen_bottom和display_bottom

--------------------------------------------------------------------

在建封裝的時候可以設定

 

  1. Allegro靜態(tài)鋪銅時,當用Shape void Element來手動避讓時,有些區(qū)域明明很寬但老是進不去以致導致出現孤島?

答:在用Shape Void Element命令時,選中Shape,右鍵Parameter,Void Controls->Creat Pin voids,將In-Line改為Individually即可。

本站僅提供存儲服務,所有內容均由用戶發(fā)布,如發(fā)現有害或侵權內容,請點擊舉報。
打開APP,閱讀全文并永久保存 查看更多類似文章
猜你喜歡
類似文章
orcad 導出網表到allegro的方法
Allegro制作4層PCBA板的練習
EDA軟件使用經驗與心得----Cadence Allegro軟件篇
orcad 統(tǒng)計總元器件數量--Allegro統(tǒng)計pin數量
Cadence Allegro簡易手冊連載7:內層及鋪銅
-cadence布局布線常見問題詳解
更多類似文章 >>
生活服務
熱點新聞
分享 收藏 導長圖 關注 下載文章
綁定賬號成功
后續(xù)可登錄賬號暢享VIP特權!
如果VIP功能使用有故障,
可點擊這里聯系客服!

聯系客服